- 制造厂商:TI
- 产品类别:数据转换器
- 技术类目:模数转换器 (ADC) - 高速模数转换器 (>10MSPS)
- 功能描述:具有 JESD204C 接口的汽车类双通道 9 位 1.3GSPS 模数转换器 (ADC)
- 点击这里打开及下载ADC09DJ1300-Q1的技术文档资料
- TI代理渠道,提供当日发货、严格的质量标准,满足您的目标价格
ADC09xJ1300-Q1 是一系列 9 位、1.3GSPS 四通道/双通道/单通道模数转换器 (ADC)。低功耗、高采样率和 9 位分辨率使 ADC09xJ1300-Q1 非常适用于激光雷达 (LiDAR) 系统。ADC09xJ1300-Q1 符合汽车级应用要求。
6GHz 的全功率输入带宽 (-3dB) 为调频连续波 (FMCW) LiDAR 系统提供平坦的频率响应,并为基于脉冲的系统提供窄脉冲响应。全功率输入带宽还支持高达 4GHz 的直接射频采样。
- 符合面向汽车应用的 AEC-Q100 标准:
- 温度等级 1: –40°C 至 +125°C,TA
- ADC 内核:
- 分辨率:9 位
- 最大采样率:1.3GSPS
- 非交错式架构
- 内部抖动可减少高次谐波
- 性能规格 (–1dBFS):
- SNR (100MHz):53.5dBFS
- ENOB (100MHz):8.5 位
- SFDR (100MHz):64dBc
- 本底噪声 (–20dBFS):-143dBFS
- 满量程输入电压:800mVPP-DIFF
- 全功率输入带宽:6GHz
- JESD204C 串行数据接口:
- 总共支持 2 至 8 个(四通道/双通道)或 1 至 4 个(单通道)串行器/解串器通道
- 最大波特率:17.16Gbps
- 64B/66B 和 8B/10B 编码模式
- 子类 1 支持确定性延迟
- 与 JESD204B 接收器兼容
- 可选的内部采样时钟生成
- 内部 PLL 和 VCO (7.2–8.2GHz)
- SYSREF 窗口可简化同步
- 四个时钟输出可简化系统时钟
- FPGA 或相邻 ADC 的参考时钟
- 串行器/解串器收发器的参考时钟
- 脉冲系统的时间戳输入和输出
- 功耗 (1GSPS):
- 四通道:每通道 450mW
- 双通道:每通道 625mW
- 单通道:940mW
- 电源:1.1V/1.9V
- Sample rate (Max) (MSPS)
- 1300
- Resolution (Bits)
- 9
- Number of input channels
- 2
- Interface type
- JESD204B, JESD204C
- Analog input BW (MHz)
- 6000
- Features
- Ultra High Speed
- Rating
- Automotive
- Input range (Vp-p)
- 0.8
- Power consumption (Typ) (mW)
- 1250
- Architecture
- Folding Interpolating
- SNR (dB)
- 53.5
- ENOB (Bits)
- 8.5
- SFDR (dB)
- 64
- Operating temperature range (C)
- -40 to 125
- Input buffer
- Yes
ADC09DJ1300-Q1的完整型号有:ADC09DJ1300AAVQ1、ADC09DJ1300AAVTQ1,以下是这些产品的关键参数及官网采购报价:
ADC09DJ1300AAVQ1,工作温度:-40 to 125,封装:FCBGA (AAV)-144,包装数量MPQ:168个,MSL 等级/回流焊峰值温度:Level-3-260C-168 HR,引脚镀层/焊球材料:SNAGCU,TI官网ADC09DJ1300AAVQ1的批量USD价格:132.98(1000+)
ADC09DJ1300AAVTQ1,工作温度:-40 to 125,封装:FCBGA (AAV)-144,包装数量MPQ:250个,MSL 等级/回流焊峰值温度:Level-3-260C-168 HR,引脚镀层/焊球材料:SNAGCU,TI官网ADC09DJ1300AAVTQ1的批量USD价格:132.98(1000+)
ADC09QJ1300EVM — ADC09QJ1300 具有 JESD204C 接口的四通道 9 位 1.3GSPS ADC 评估模块
ADC09QJ1300 评估模块 (EVM) 可用于评估 ADC09QJ1300-Q1 器件。ADC09QJ1300-Q1 是一款低功耗、9 位、四通道、1.3GSPS 模数转换器 (ADC),具有缓冲模拟输入以及具有片上 PLL 的集成式数字下变频器(采用 JESD204B/C 接口)。该 EVM 具有变压器耦合模拟输入,可适应各种信号源和频率。
该 EVM 上的 LMK04828 JESD204B/C 时钟生成器可以配置为提供超低抖动 ADC 器件时钟和 SYSREF,从而提供完整的 JESD204B/C 子类 1 时钟解决方案。
通过一个易于使用的软件 GUI 来控制 (...)
TSW12QJ1600EVM — ADC12QJ1600-Q1 8 通道(两个同步 4 通道)12 位 1.6GSPS JESD204C 接口 ADC 评估模块
TSW12QJ1600 评估模块 (EVM) 用于评估具有不同前端选项的 ADC12QJ1600-Q1 模数转换器 (ADC)。ADC12QJ1600-Q1 是一款 12 位 ADC,采样速率可高达每秒 1.6 千兆次采样 (GSPS),具有四个模拟输入通道。
该设计在同一印刷电路板 (PCB) 上装有两个 ADC12QJ1600-Q1 器件,可用于展示多个 ADC 同步、确定性延迟,并测试 ADC 性能。ADC 具有多个前端选项(交流耦合变压器;具有 LMH32401 的直流耦合选项)。该设计还展示了如何通过从一个 ADC 到另一个 ADC 菊链式连接 PLL (...)
TI-JESD204-IP — JESD204 快速设计 IP,用于连接到 TI 高速数据转换器的 FPGA
JESD204 快速设计 IP 旨在为 FPGA 工程师提供一条快速通往运行中的 JESD204 系统的路径。该 IP 经过特别设计,可将下游数字处理和其他应用逻辑与 JESD204 协议的大多数性能和时序关键型限制因素隔离开。该 IP将帮助设计人员节省固件开发时间并简化 FPGA 集成。JESD204 快速设计 IP 免专利费,可与 TI 高速数据转换器配合使用。TI 将协助用户配置初始链路,该链路可定制,以便在特定 FPGA 平台和 TI 数据转换器 JMODE 之间使用。 在对该 IP 进行测试并确定其可以用于部署工作之后,TI 将会通过安全的下载链接提供该 IP。
JESD204 (...)
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice
PSpice for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。借助?PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在?PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)