- 制造厂商:TI
- 产品类别:时钟和计时
- 技术类目:时钟缓冲器
- 功能描述:具有通用输入和 10 路输出的超低抖动 LVCMOS 扇出缓冲器/电平转换器
- 点击这里打开及下载LMK00101的技术文档资料
- TI代理渠道,提供当日发货、严格的质量标准,满足您的目标价格
LMK00101 是一款高新能、低噪声 LVCMOS 扇出缓冲器,此缓冲器能够从一个差分、单端或晶振输入中分配 10 个超低抖动时钟。 LMK00101 支持针对无毛刺脉冲运行的同步输出使能。 超低偏斜、低抖动和高电源抑制比 (PSRR) 使得这个缓冲器非常适合于多种网络互连,电信,服务器和存储局域网络互连,RRU LO 基准分布,医疗和测试设备应用。
内核电压可被设定为 2.5V 或者 3.3V,而输出电压可被设定为 1.5V,1.8V,2.5V 或者 3.3V。可通过引脚编程轻松地对 LMK00101 进行配置。
- 10 个低电压互补金属氧化物半导体/低压晶体管-晶体管逻辑 (LVCMOS/LVTTL) 输出,DC 达到 200MHz
- 通用输入
- 低电压正射极耦合逻辑 (LVPECL)
- 低压差分信令 (LVDS)
- 主机时钟信号电平 (HCSL)
- 短截线串联端接逻辑 (SSTL)
- LVCMOS/LVTTL
- 晶体振荡器接口
- 晶振输入频率:10 至 40MHz
- 输出偏斜:6ps
- 附加相位抖动
- 156.25MHz(12kHz 至 20MHz)时为 30fs
- 低传播延迟
- 内核运行电源电压 3.3V 或 2.5V
- 可调输出电源
- 每组 1.5V,1.8V,2.5V 和 3.3V
- 32 引脚超薄四方扁平无引线封装 (WQFN) 5.0 x 5.0 x 0.8mm
All trademarks are the property of their respective owners.
- Function
- Level translator, Single-ended
- Additive RMS jitter (Typ) (fs)
- 30
- Output frequency (Max) (MHz)
- 200
- Number of outputs
- 10
- Output supply voltage (V)
- 3.3, 2.5, 1.8, 1.5
- Core supply voltage (V)
- 2.5, 3.3
- Output skew (ps)
- 25
- Features
- Pin control
- Operating temperature range (C)
- -40 to 85
- Rating
- Catalog
- Output type
- LVCMOS
- Input type
- LVCMOS
LMK00101的完整型号有:LMK00101SQ/NOPB、LMK00101SQE/NOPB、LMK00101SQX/NOPB,以下是这些产品的关键参数及官网采购报价:
LMK00101SQ/NOPB,工作温度:-40 to 85,封装:WQFN (RTV)-32,包装数量MPQ:1000个,MSL 等级/回流焊峰值温度:Level-1-260C-UNLIM,引脚镀层/焊球材料:SN,TI官网LMK00101SQ/NOPB的批量USD价格:3.271(1000+)
LMK00101SQE/NOPB,工作温度:-40 to 85,封装:WQFN (RTV)-32,包装数量MPQ:250个,MSL 等级/回流焊峰值温度:Level-1-260C-UNLIM,引脚镀层/焊球材料:SN,TI官网LMK00101SQE/NOPB的批量USD价格:3.271(1000+)
LMK00101SQX/NOPB,工作温度:-40 to 85,封装:WQFN (RTV)-32,包装数量MPQ:2500个,MSL 等级/回流焊峰值温度:Level-1-260C-UNLIM,引脚镀层/焊球材料:SN,TI官网LMK00101SQX/NOPB的批量USD价格:2.726(1000+)
LMK00101 IBIS Model (Rev. A)
PSpice for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。借助?PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在?PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
CLOCK-TREE-ARCHITECT — 时钟树架构编程软件
时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。