- 制造厂商:TI
- 产品类别:时钟和计时
- 技术类目:时钟缓冲器
- 功能描述:汽车类、1.5V 至 3.3V、1 至 4 高性能 LVCMOS 扇出缓冲器和电平转换器
- 点击这里打开及下载LMK00804B-Q1的技术文档资料
- TI代理渠道,提供当日发货、严格的质量标准,满足您的目标价格
LMK00804B-Q1 是一款高性能时钟扇出缓冲器和电平转换器,通过可接受差动或单端输入的两个可选输入之一提供最多四种 LVCMOS/LVTTL 输出(3.3V、2.5V、1.8V 或 1.5V 电平)。时钟使能输入在内部同步,以便在时钟使能端子被置为有效或无效时,消除输出上的欠幅脉冲或毛刺脉冲。禁用时钟后,输出将保持逻辑低电平状态。LMK00804B-Q1 也能在四个收发器之间分配低抖动时钟,并提高级联毫米波雷达系统中的总体目标检测率和分辨率。
- 下列性能符合 AEC-Q100 标准:
- 器件温度等级 1:–40°C 至 +125°C,TA
- 支持 1.5V 至 3.3V 电平范围的四路 LVCMOS/LVTTL 输出
- 附加抖动:在 40MHz 时为 0.1ps RMS(典型值)
- 本底噪声:在 40MHz 时为 –168dBc/Hz(典型值)
- 输出频率:350MHz(最大值)
- 输出偏斜:35ps(最大值)
- 器件间偏移:550ps(最大值)
- 两个可选输入
- CLK_P、CLK_N 组合可接受 LVPECL、LVDS、HCSL、SSTL、LVHSTL 或 LVCMOS/LVTTL
- LVCMOS_CLK 可接受 LVCMOS/LVTTL
- 同步时钟使能端
- 核心/输出电源:
- 3.3V/3.3V
- 3.3V/2.5V
- 3.3V/1.8V
- 3.3V/1.5V
- 封装:16 引脚 VQFN
- Function
- Level translator, Single-ended
- Additive RMS jitter (Typ) (fs)
- 40
- Output frequency (Max) (MHz)
- 350
- Number of outputs
- 4
- Output supply voltage (V)
- 1.5, 1.8, 2.5, 3.3
- Core supply voltage (V)
- 3.3
- Output skew (ps)
- 35
- Features
- Level translation, Glitch-free output clock
- Operating temperature range (C)
- -40 to 125
- Rating
- Automotive
- Output type
- LVCMOS, LVTTL
- Input type
- HCSL, LVCMOS, LVDS, LVPECL, LVTTL
LMK00804B-Q1的完整型号有:LMK00804BQWRGTRQ1、LMK00804BQWRGTTQ1,以下是这些产品的关键参数及官网采购报价:
LMK00804BQWRGTRQ1,工作温度:-40 to 125,封装:VQFN (RGT)-16,包装数量MPQ:3000个,MSL 等级/回流焊峰值温度:Level-2-260C-1 YEAR,引脚镀层/焊球材料:SN,TI官网LMK00804BQWRGTRQ1的批量USD价格:2.957(1000+)
LMK00804BQWRGTTQ1,工作温度:-40 to 125,封装:VQFN (RGT)-16,包装数量MPQ:250个,MSL 等级/回流焊峰值温度:Level-2-260C-1 YEAR,引脚镀层/焊球材料:SN,TI官网LMK00804BQWRGTTQ1的批量USD价格:3.419(1000+)
LMK00804B-Q1EVM — 4 路输出低抖动差动/LVCMOS 到 LVCMOS 扇出缓冲器评估板
LMK00804B-Q1 是一种低偏差高性能的时钟扇出缓冲器,可提供最多四种 LVCMOS/LVTTL 输出(3.3V、2.5V、1.8V 或 1.5V 电平)。时钟来自可接受差动或单端输入信号的两个可选输入之中的一个。LMK00804B-Q1 评估模块 (EVM) 旨在演示 LMK00804B 器件的功能和电气性能。为获得最佳性能,此评估板配备了 50 欧姆的 SMA 连接器和 50 欧姆的控制阻抗迹线。LMK00804B-Q1 IBIS Model
PSpice for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。借助?PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在?PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
CLOCK-TREE-ARCHITECT — 时钟树架构编程软件
时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。TIDEP-01012 — TIDEP-01012
级联开发套件具有两个主要用例:此参考设计使用了级联成像雷达射频系统。级联雷达设备可支持远距离雷达 (LRR) 波束形成应用,以及具有增强型角分辨率性能的中距离雷达(MRR) 和短距离雷达 (SRR) 多输入多输出 (MIMO) 应用。
AWR2243 级联雷达射频开发套件用于通过多器件、波束形成配置估算和跟踪物体在 (...)